国产全黄A一级毛片视_亚洲国产成人不卡在线播放1_亚洲国产精品无码中文子视 _亚洲成人激情片_蜜久久久91精品人妻无码_久久无码一区二区三区桃花_欧美日韩一区二区三区高清在线_国产ai刘亦菲精品一区不卡_丰满岳乱妇三级高清_国产精品国产三级国产专区不_亚洲熟妇无码久久精品99视频_久久亚洲精品成人_50a欧美牲交aⅴ_人妻无码一区二区精品视频_网友分享无码精品日韩专区

咨詢熱線

18948178581

當前位置:首頁  >  技術(shù)文章  >  DDR是什么? DDR5和DDR4的區(qū)別是什么 ?

DDR是什么? DDR5和DDR4的區(qū)別是什么 ?

更新時間:2024-11-25      點擊次數(shù):698

DDR是什么? DDR5和DDR4的區(qū)別是什么 ?


目錄

收起

一. DDR標準發(fā)展和 DDR5簡介

DDR是什么?

DDR內(nèi)存原理

DDR工作原理

存儲器分類

如何計算DDR帶寬?

SDRAM和DDR區(qū)別是什么?

DDR5和DDR4的區(qū)別

DDR發(fā)展歷程

DDR4和DDR5的性能差距?

2.1.1 速率的提升

2.1.2 電壓的降低

2.1.3 DIMM新電源架構(gòu)

2.1.4 DIMM通道架構(gòu)

2.1.5 更長的突發(fā)長度

2.1.6 更大容量的 DRAM

DDR5主要特點

DDR5測試方案

二. 發(fā)送端測試方法

首先來看 UI定義 - UI是啥?

眼圖測試

如何計算總體抖動?

三、DDR5測試新方法

3.2 接收端RX測試挑戰(zhàn)

DDR、LPDDR的協(xié)議解碼測試總結(jié)

內(nèi)存(DRAM-Random Access Memory)作為當代數(shù)字系統(tǒng)最主要的核心部件之一,從各種終端設(shè)備到核心層數(shù)據(jù)處理 和存儲設(shè)備,從各種消費類電子設(shè)備到社會各行業(yè)專用設(shè)備,是各種級別的 CPU 進行數(shù)據(jù)處理運算和緩存的buke或缺的周轉(zhuǎn)“倉庫",一個強大的核心處理單元也必須配備一個高速運轉(zhuǎn)的寬通路的數(shù)據(jù)訪問和存儲單元。近 20 多年來,DRAM也快速地從 20 世紀末期的 SDRAM 發(fā)展到 21 世紀 DDR RAM。在 21 世紀的qian10 年,DDR標準主要是個人信息處理終端的代表設(shè)備----PC 和個人工作站類驅(qū)動,快速從 DDR1 演進到 DDR3。而近 10 年來,進入移動互聯(lián)時代后海量數(shù)據(jù)爆發(fā),AI 和深度學(xué)習(xí)以及 5G驅(qū)動,在個人信息終端上基本可以勝任的 DDR4標準,明顯顯得力不從心。今天 DDR5正在昂首闊步地配合以 PCIE5.0 32Gbps 為代表的第5代高速 I/O 數(shù)據(jù)傳輸走向最終的市場化。

一. DDR標準發(fā)展和 DDR5簡介

下圖展示的是內(nèi)存 RAM 20多年來的發(fā)展和信號特點以及設(shè)計演進。

圖 1 DDR標準發(fā)展和信號特點演進

一些DDR基本概念

DDR是什么?

DDR的全拼是Double Data Rate SDRAM雙倍數(shù)據(jù)速率同步動態(tài)隨機存取內(nèi)存, 主要用在電腦的內(nèi)存。DDR的特點就是走線數(shù)量多,速度快,操作復(fù)雜,給測試和分析帶來了很大的挑戰(zhàn)。

目前DDR技術(shù)已經(jīng)發(fā)展到了DDR5,性能更高,功耗更低,存儲密度更高,芯片容量大幅提升,他的數(shù)據(jù)速率在3200-6400MT/s。

DDR本質(zhì)上不需要提高時鐘頻率就能加倍提高SDRAM的速度,它允許在時鐘的上升沿和下降沿讀出數(shù)據(jù),因而其速度是標準SDRAM的兩倍,至于地址與控制信號則與傳統(tǒng)SDRAM相同,仍在時鐘上升沿進行數(shù)據(jù)判斷。

DDR核心技術(shù)點就在于雙沿傳輸和預(yù)取Prefetch.

DDR的頻率包括核心頻率,時鐘頻率和數(shù)據(jù)傳輸頻率。核心頻率就是內(nèi)存的工作頻率;DDR1內(nèi)存的核心頻率是和時鐘頻率相同的,到了DDR2和DDR3時才有了時鐘頻率的概念,就是將核心頻率通過倍頻技術(shù)得到的一個頻率。數(shù)據(jù)傳輸頻率就是傳輸數(shù)據(jù)的頻率。

推薦閱讀:


DDR 存儲器概述、開發(fā)周期和挑戰(zhàn)


“由于改進的制造工藝降低了成本,現(xiàn)在選擇的技術(shù)是 DDR SDRAM,是雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器的縮寫。"

計算機組成

計算機組成結(jié)構(gòu) (Computer Architecture)是計算機系統(tǒng)的核心,它定義了計算機的基本工作原理和設(shè)計模式。計算機的組成可以分成以下3大類:中央處理器(CPU)、存儲器和輸入/輸出子系統(tǒng)。




中央處理器 (CPU)

CPU用于數(shù)據(jù)的運算,在大部分的體系結(jié)合中,它有3個組成部分:算數(shù)運算單元 (ALU)、控制單元、奇存器組。


半導(dǎo)體存儲器

隨著科技的發(fā)展,半導(dǎo)體存儲器成為了現(xiàn)代計算機存儲器的主流,分為兩類主要類型:

靜態(tài)隨機存儲器 (SRAM):SRAN利用晶體管存儲數(shù)據(jù),速度非常快,但每個比特需要更多的晶體管,導(dǎo)致成本高,密度低。主要應(yīng)用在需要高速綏存的場景,如CPU的緩存 (L1、 L2、 L3)

動態(tài)隨機存儲器 (DRAM):DRAM利用電容存儲數(shù)據(jù),電容逐漸放電,因此需要不斷刷新來維持數(shù)據(jù)存儲。相對于SRAM,DRAM的存儲密度更高,成本較低,因此廣泛用于主內(nèi)存 (RAM)。隨看集成電路制造技術(shù)的進步,DRAN容量和性能持續(xù)提升。

現(xiàn)代內(nèi)存技術(shù)

DDR(雙倍數(shù)據(jù)速率)內(nèi)存:從DDR到如今的DDR5,隨看數(shù)據(jù)傳輸速度和功耗的改進,DDR系列內(nèi)存成為計算機和服務(wù)器的主流內(nèi)存。DDR技術(shù)從2000年開始引入,持續(xù)更新,DDR5的帶完和容量比早期版本有了大幅提升。

閃存 (Flash Memory):閃存 (Flash Memory)是一種長壽命的非易失性的存儲器,數(shù)據(jù)刪除不是以單個的字節(jié)為單位而是以固定的區(qū)塊為單位。閃存是電子可擦除只讀存儲器(EEPROM) 的變種,閃存與EEPROM不同的是,EEPROM能在字節(jié)水平上進行刪除和重寫而不是整個芯片擦寫,而閃存的大部分芯片需要塊擦除。由于其斷電時仍能保存數(shù)據(jù),閃存通常被用來保存設(shè)置信息,如在電腦的B1OS(基本程序)、PDA(個人數(shù)字助理)、數(shù)碼相機中保存資料等。

LPDDR(低功耗DDR):隨看移動設(shè)備的普及,低功耗內(nèi)存技術(shù)成為了關(guān)鍵,LPDDR(低功耗雙倍數(shù)據(jù)速率)內(nèi)存在手機、平板等設(shè)備上應(yīng)用廣泛,從LPDDR1發(fā)展到LPDDR5,強調(diào)功耗和性能之間的平衡。

HBM (High Bandwidth Memory,高帶亮內(nèi)存): HBM是一種高性能DRAM,具有更高的帶完和更低的功耗,主要用于圖形處理器(GPU) 和高性能計算 (HPC)領(lǐng)域。HBM通過垂直堆愛的方式來提升存儲密度和傳輸速度,減少了延遲和能耗。

DDR內(nèi)存原理

基本DDR subsystem架構(gòu)圖:DDRC +DDRphy +SDRAM顆粒,DDR IP一般包括DDR Controller和DDR PHY,內(nèi)部涉及的內(nèi)容包括但不限于以下幾個方面:數(shù)據(jù)保序、仲裁、zuiyou調(diào)度、協(xié)議狀態(tài)機設(shè)計、防餓死機制、bypass通路、快速切頻、DDR training

DDR工作原理

當時鐘脈沖達到一定頻率時,DDR存儲器才開始工作,此后發(fā)生的就是“讀-存-讀"的過程。在此過程中,器件芯片會從主在取數(shù)據(jù),然后與入數(shù)據(jù)在儲區(qū)。當寫入操作完成后,再從存儲區(qū)中取出數(shù)據(jù),並將其傳輸?shù)教幚砥髦校缓蟾鶕?jù)需要將數(shù)據(jù)處理,再把最終結(jié)果返回到主存。

DDR 的雙倍數(shù)據(jù)傳輸率其實就是每個時鐘周期內(nèi)讀寫一次數(shù)據(jù),即DDR芯片可以在每個時鐘周期內(nèi)分別完成“讀-存"和“存-讀"操作,從而提高存儲器的傳輸效率。

DDR內(nèi)存通過雙倍數(shù)據(jù)速率的傳輸方式,結(jié)合多通道傳輸和數(shù)據(jù)校驗等技術(shù),提高了數(shù)據(jù)傳輸效率和可靠性。這使得 DDR 成為了計算機內(nèi)存的主流技術(shù)。

內(nèi)存芯片 - DDR內(nèi)存模塊中包含多個內(nèi)存芯片,每個芯片有自己的存儲單元。每個存儲單元都有一個地址,用于在讀取或?qū)懭霐?shù)據(jù)時進行尋址。

數(shù)據(jù)總線 - DDR內(nèi)存模塊連接到計算機的內(nèi)存控制器,通過數(shù)據(jù)總線進行數(shù)據(jù)傳輸。數(shù)據(jù)總線可以同時傳輸多個數(shù)據(jù)位,例如 64 位或 128位。

時鐘信號 - DDR內(nèi)存模塊通過時鐘信號進行同步操作。時鐘信號用來控制數(shù)據(jù)的傳輸速率,每個時鐘周期內(nèi)有一個上升沿和一個下降沿。上升沿時,數(shù)據(jù)從內(nèi)存芯片傳輸?shù)綌?shù)據(jù)總線;下降沿時,數(shù)據(jù)從數(shù)據(jù)總線傳輸?shù)絻?nèi)存芯片。

預(yù)充電 - 在開始傳輸數(shù)據(jù)之前,DDR內(nèi)存模塊會先進行預(yù)充電操作。預(yù)充電是將存儲單元中的電荷恢復(fù)到初始狀態(tài),以確保接下來的數(shù)據(jù)傳輸是準確的。

數(shù)據(jù)傳輸 - DDR 采用了多通道的數(shù)據(jù)傳輸方式,即同時傳輸多個數(shù)據(jù)位。這樣可以在每個時鐘周期內(nèi)傳輸更多的數(shù)據(jù)。

存儲器分類

存儲器分為內(nèi)部存儲器(內(nèi)存),外部存儲器(外存),緩沖存儲器(緩存)以及閃存這幾個大類。

內(nèi)存也稱為主存儲器,位于系統(tǒng)主機板上,可以同CPU直接進行信息交換。其主要特點是:運行速度快,容量小。

外存也稱為輔助存儲器,不能與CPU之間直接進行信息交換。其主要特點是:存取速度相對內(nèi)存要慢得多,存儲容量大。

內(nèi)存與外存本質(zhì)區(qū)別是,一個是內(nèi)部運行提供緩存和處理的功能,也可以理解為協(xié)同處理的通道;而外存主要是針對儲存文件、圖片、視頻、文字等信息的載體,也可以理解為儲存空間。緩存就是數(shù)據(jù)交換的緩沖區(qū) (稱作Cache),當某一硬件要讀取數(shù)據(jù)時,會首先從緩存中查找需要的數(shù)據(jù),如果找到了則直接執(zhí)行,找不到的話則從內(nèi)存中找。由于緩存的運行速度比內(nèi)存快得多,故緩存的作用就是幫助硬件更快地運行。

閃存 (Flash Memory)是一種長壽命的非易失性的存儲器,數(shù)據(jù)刪除不是以單個的字節(jié)為單位而是以固定的區(qū)塊為單位。閃存是電子可擦除只讀存儲器(EEPROM) 的變種,閃存與EEPROM不同的是,EEPROM能在字節(jié)水平上進行刪除和重寫而不是整個芯片擦寫,而閃存的大部分芯片需要塊擦除。由于其斷電時仍能保存數(shù)據(jù),閃存通常被用來保存設(shè)置信息,如在電腦的B1OS(基本程序)、PDA(個人數(shù)字助理)、數(shù)碼相機中保存資料等。

如何計算DDR帶寬?

內(nèi)存帶寬計算公式1:
帶寬=內(nèi)存核心頻率×倍增系數(shù)×(內(nèi)存總線位數(shù)/8)

內(nèi)存帶寬計算公式2:
帶寬=標稱頻率×線寬 ÷ 8


SDRAM和DDR區(qū)別是什么?

DDR=雙倍速率同步動態(tài)隨機存儲器,是內(nèi)存的其中一種。DDR取消了主板與內(nèi)存兩個存儲周期之間的時間間隔,每隔2個時鐘脈沖周期傳輸一次數(shù)據(jù),大大地縮短了存取時間,使存取速度提高百分之三十。

SDRAM是 "Synchronous Dynamic random access memory"的縮寫,意思是“同步動態(tài)隨機存儲器",就是我們平時所說的“同步內(nèi)存"。從理論上說,SDRAM與CPU頻率同步,共享一個時鐘周期。SDRAM內(nèi)含兩個交錯的存儲陣列,當CPU從一個存儲陣列訪問數(shù)據(jù)的同時,另一個已準備好讀寫數(shù)據(jù),通過兩個存儲陣列的緊密切換,讀取效率得到成倍提高。

DDR是SDRAM的更新?lián)Q代產(chǎn)品,采用5伏工作電壓,允許在時鐘脈沖的上升沿和下降沿傳輸數(shù)據(jù),這樣不需要提高時鐘的頻率就能加倍提高SDRAM的速度,并具有比SDRAM多一倍的傳輸速率和內(nèi)存帶寬。

DDR誤碼率測量

DDR5和DDR4的區(qū)別

DDR發(fā)展歷程

DDR(DDR1)-DDR SDRAM 于 2000 年推出,與其前身 SDR SDRAM(單速率 SDRAM)相比有了顯著的改進。與 SDR SDRAM 相比,DDR1 的數(shù)據(jù)傳輸速率提高了一倍,從而實現(xiàn)了更快的內(nèi)存訪問速度并提高了系統(tǒng)性能。DDR1 模塊最初提供的數(shù)據(jù)傳輸速率范圍為 200 MT/s 至 400 MT/s(每秒兆次傳輸)。DDR1 內(nèi)存通常用于臺式計算機、筆記本電腦和早期的服務(wù)器系統(tǒng)。

DDR2 - DDR2 SDRAM 于 2003 年推出,在 DDR1 的基礎(chǔ)上進一步提高了速度和效率。與 DDR1 相比,DDR2 的預(yù)取緩沖區(qū)大小增加了一倍,從而可以提高數(shù)據(jù)吞吐量。DDR2 模塊最初提供的數(shù)據(jù)傳輸速率范圍為 400 MT/s 至 800 MT/s。DDR2 內(nèi)存在中端到gaoduan計算系統(tǒng)中得到廣泛應(yīng)用,與 DDR1 相比,其性能和能效更高。

DDR3 - 2007 年發(fā)布的 DDR3 SDRAM 代表著內(nèi)存技術(shù)的又一次重大進步。與 DDR2 相比,DDR3 進一步提高了數(shù)據(jù)傳輸速率,同時降低了功耗。DDR3 模塊最初支持的數(shù)據(jù)傳輸速率從 800 MT/s 到 1600 MT/s,后來的速度最高可達 2133 MT/s。DDR3 內(nèi)存成為主流計算系統(tǒng)的標準,在性能、能效和價格之間實現(xiàn)了平衡。

DDR4和DDR5的性能差距?

作為當前市場主流的 DDR4標準和業(yè)界正在集中攻關(guān)的 DDR5標準,對比有何差異呢?

如下表所列,從芯片開發(fā)到電路系統(tǒng)設(shè)計角度來看相比,DDR5 為了實現(xiàn)更高帶寬和吞吐量進一步提升讀寫速率和改變通道架構(gòu)以及猝發(fā)讀寫長度,目前規(guī)劃的最高速率達 8400M T/s。

為了實現(xiàn)更低功耗和電源管理 I/O 電壓降到 1.1V,并在 DIMM 條上完成電源管理工作以實現(xiàn)更高 的電源效率(主要是縮短電源傳輸路徑以降低損耗和減小潛在的干擾)。為了提高數(shù)據(jù)帶寬,不僅 提升速率同時采用雙通道架構(gòu),提升讀寫效率,采用雙通道 32 data + 8 ECC,Burst Length 也從 4/8 提高到 8/16,最后還支持更高容量的 DRAM 器件,從 DDR4 16 Gb 加倍到 32 Gb。總之,DDR5 作為業(yè)界備受期望的第 5 代 I/O 的內(nèi)部數(shù)據(jù)共享和傳輸標準將與 PCI Express 5.0 乃至 6.0 等高速接口標準一起重塑 iABC 時代的大數(shù)據(jù)流的高速公路。

表 1 DDR4 和 DDR5 比較(源自 Rambus)


2.1.1 速率的提升

近年來,內(nèi)存與CPU性能發(fā)展之間的剪刀差越來越大,對內(nèi)存帶寬的需求日益迫切。DDR4在1.6GHz的時鐘頻率下最高可達 3.2 GT/s的傳輸速率,最初的 DDR5則將帶寬提高了 50%,達到 4.8 GT/s傳輸速率。DDR5 內(nèi)存的數(shù)據(jù)傳輸速率最終將會達到 8.4 GT/s。

2.1.2 電壓的降低

降低工作電壓(VDD),有助于抵消高速運行帶來的功耗增加。在 DDR5 DRAM 中,寄存時鐘驅(qū)動器 (RCD) 電壓從 1.2 V 降至 1.1 V。命令/地址 (CA) 信號從 SSTL 變?yōu)?PODL,其優(yōu)點是當引腳處于高電平狀態(tài)時不會消耗靜態(tài)功率。

2.1.3 DIMM新電源架構(gòu)

使用 DDR5 DIMM 時,電源管理將從主板轉(zhuǎn)移到 DIMM 本身。DDR5 DIMM 將在 DIMM 上安裝一個 12 V 電源管理集成電路(PMIC),使系統(tǒng)電源負載的顆粒度更細。PMIC 分配1.1 V VDD 電源,通過更好地在 DIMM 上控制電源,有助于改善信號完整性和噪音。

2.1.4 DIMM通道架構(gòu)

DDR4 DIMM 具有 72 位總線,由 64 個數(shù)據(jù)位和 8 個 ECC 位組成。在 DDR5 中,每個 DIMM 都有兩個通道。每個通道寬 40 位,32 個數(shù)據(jù)位和 8 個 ECC 位。雖然數(shù)據(jù)寬度相同(共 64 位),但兩個較小的獨立通道提高了內(nèi)存訪問效率。因此,使用 DDR5 不僅能提高速度,還能通過更高的效率放大更高的傳輸速率。

圖 2 DDR5總線架構(gòu)和標準DDR5 RDIMM 內(nèi)存條

2.1.5 更長的突發(fā)長度

DDR4 的突發(fā)長度為4或者8。對于 DDR5,突發(fā)長度將擴展到8和16,以增加突發(fā)有效載荷。突發(fā)長度為16(BL16),允許單個突發(fā)訪問 64 字節(jié)的數(shù)據(jù),這是典型的 CPU 高速緩存行大小。它只需使用兩個獨立通道中的一個通道即可實現(xiàn)這一功能。這極大地提高了并發(fā)性,并且通過兩個通道提高了內(nèi)存效率。

2.1.6 更大容量的 DRAM

DDR4 在單芯片封裝(SDP)中的最大容量為16 Gb DRAM。而DDR5的單芯片封裝最大容量可達64 Gb,組建的DIMM 容量則翻了兩番,達到驚人的 256 GB。

應(yīng)用指南


無矢量測試:nanoVTEP 與 VTEP


本應(yīng)用指南總結(jié)了在客戶現(xiàn)場進行的無矢量測試增強型探針 (VTEP) 早期測試的一些結(jié)果。

DDR5主要特點

從物理層信號角度來看,DDR5主要有如下特點:

1.采用分離式全速率時鐘,對應(yīng) 6400M T/s 頻率最高達 3.2GHz。

時鐘控制命令信號,選通信號控制數(shù)據(jù),如上圖示。

對時鐘信號抖動的要求更加嚴格,對各 種命令信號與數(shù)據(jù)和地址信號的時序要求也更高。

2.更寬的總線,單端信號,從 RCD(Registering Clock Drivers)芯片來看采用 Multi-Drop 架構(gòu)。

基于今天更寬的總線需求,在一塊刀片服務(wù)器上可能支持 1000+個并行數(shù)據(jù)通道。且由于 繼續(xù)采用單端信號且速率倍增,傳統(tǒng)只在串行差分電路上考慮的損耗問題也開始困擾 DDR5。因此 在 DDR5設(shè)計和驗證測試上,不僅需要考慮傳統(tǒng)的串擾問題還增加了對電路損耗問題的考慮。

應(yīng)用指南


DDR5走線的正確受控阻抗是多少?


本文檔檢查了 DDR器件供應(yīng)商提出的受控阻抗建議,將這些建議與制造電路板上的阻抗進行比較,并提供設(shè)計建議。 鑒于缺乏可用的 DDR5設(shè)計,本案例研究重點關(guān)注現(xiàn)有開源 DDR4設(shè)計的阻抗。對供應(yīng)商建議的最大和最小阻抗范圍以及已制造的 DDR設(shè)計中的阻抗進行了比較。 制造的開源板均具有在建議范圍內(nèi)的 DDR控制阻抗。

3.雙向復(fù)用的數(shù)據(jù)總線,讀寫數(shù)據(jù)分時復(fù)用鏈路。 囿于有限的鏈路通道和布板空間等資源讀寫操作繼續(xù)采用共享總線,因此需要分時操作。

從驗證測試角度來看也需要分別對讀和寫信號進行分離以檢查其是否滿足規(guī)范。

圖 4 DDR5 讀寫共享總線


4.猝發(fā) DQS 和 DQ 信號在更高速率的背景下在有限帶寬的鏈路傳輸時帶來更多 ISI 效應(yīng)問題。

在 DQS 讀寫前導(dǎo)位,猝發(fā)第一個 bit 等等均有不同的效應(yīng)和表現(xiàn)。此外考慮到存儲電路在設(shè)計上不同于串行電路存在較多的阻抗不匹配,因此反射問題或干擾帶來的 ISI 也會更嚴重。

圖 5 DDR5 在接收端采用更多的類似高速串行總線的信號處理

因此在接收側(cè)速率大于 3600M T/s 時采用類似高速串行電路和標準總線中已經(jīng)成熟的 DFE 均衡技術(shù),可變增益放大(VGA)則通過 MR 寄存器配置,以補償在更高速率傳輸時鏈路上的損耗。 DDR4標準采用的 CTLE 作為常用的線性均衡放大,雖然簡單易實現(xiàn)但是其放大噪聲的副產(chǎn)品也更 為常見,考慮到 DDR5總線里的反射噪聲比沒有采用。另外考慮到并行總線的串擾和反射等各信 號抖動的定義和分析也會隨之變化。

從測試角度來看,示波器是無法得到 TP2點即均衡后的信號的,而僅能得到 TP1點的信 號,然后通過集成在示波器上的分析軟件里的均衡算法對信號進行均衡處理以得到張開的眼圖。 眼圖分析的參考時鐘則來自基于時鐘信號的 DQS 信號。另外眼圖測試也從以往僅對 DQ 進行擴展 到包括 CMD/ADDR總線。

以上我們介紹了 DDR5 的一些新的變化和挑戰(zhàn)。下面介紹一下 DDR5 的驗證和測試的一些問題和解決方案。

DDR5測試方案

當前 DDR5 規(guī)范尚未wanquan制定完畢,DDR5 顆粒以及輔助 DB 和 RCD 芯片目前主要還在 DIMM 應(yīng)用階段,未進入嵌入式系統(tǒng)階段。典型的 DDR5 生態(tài)系統(tǒng),涉及 DDR5總線的主要包括 DIMM 產(chǎn)品和系統(tǒng)集成產(chǎn)品。當前主要有三種 DIMM 產(chǎn)品:UDIMM(Unbuffered DIMM),RDIMM(Registered DIMM),LRDIMM(Load-Reduced DIMM)。DDR5生態(tài)系統(tǒng)如下圖示:

圖 6 DDR5 生態(tài)系統(tǒng)

典型地在 DIMM 上,與 DDR5總線相關(guān)除了核心的顆粒 DRAM 之外,還有 DB(LRDIMM 上 用 buffer 芯片),RCD 等芯片。從上圖可以看到針對不同功能的芯片部件到 DIMM 直到系統(tǒng)級產(chǎn)品 集成,分別有不同的測試需求。比如針對 DRAM 顆粒以及 DB 和 RCD 等,需要進行 TX,RX 及 Protocol 測試,而對整個 DIMM 產(chǎn)品而言則要進行 RX 測試和協(xié)議測試。

下面我們就 DDR5 DIMM產(chǎn)品各主要芯片或部件的 DDR5總線測試進行一個簡單介紹。

二. 發(fā)送端測試方法

首先來看 DDR總線的發(fā)送端測試方法。這一測試主要是以 DRAM 芯片為目標進行,從 DRAM 芯片到 Memory Controller 芯片乃至系統(tǒng)級產(chǎn)品開發(fā)均存在測試需求。

  1. 探測問題

同其它標準一樣,我們首先要明確測試點的位置。在 DDR總線上,由于 CPU 作為系統(tǒng)核 心,通常是沒有辦法預(yù)留測試點進行焊接或者采用專用夾具在系統(tǒng)上進行探測的。因此 DDR總線 的測試一般都選擇在 DRAM 顆粒側(cè)進行。當 Memory Controller 對 DRAM 進行寫操作時,寫信號經(jīng) 過一段走線到 DRAM, 在接收端進行信號探測,因此實際測試的是 CPU 或 Memory Controller 發(fā)送 到顆粒側(cè)的信號。反之進行讀操作時,則從 DRAM 發(fā)出數(shù)據(jù)信號到 Memory Controller,因此是在 信號的發(fā)送端進行探測,信號則可能存在反射問題。通常 JEDEC 規(guī)范定義的讀寫操作的信號指標 即為上述定義。

圖 7 DDR5 BGA Probe 和板上安裝示意圖

即使在顆粒側(cè)進行測試,在不同時代針對不同速率業(yè)界也采用過多種方法。從早期的片外 電阻端接點到預(yù)留測試點和過孔,再發(fā)展到 DDR3 和 DDR4 時代廣泛采用的 BGA Probe----DDR 測試 專用夾具。上圖即為 DDR5 BGA Probe 和板上安裝示意圖,該 BGA Probe 適用于 DDR5-4800 X8 DRAM 顆粒。通過 BGA Probe 將各信號引到夾具邊緣,然后用探頭焊接進行測試。這一測試點是 zui接近 DRAM BGA 焊球處的信號,也就是說這一測試信號能夠準確反映芯片對規(guī)范的遵從性。

即使 BGA Probe 夾具已經(jīng)提供了zui接近真實信號測試點的位置,然而依然存在誤差。因此 如果有 BGA Probe 的模型或 S 參數(shù),還可以用示波器上的去嵌功能進行 De-Embed 操作。如下圖 示:

圖 8 InfiniiSim 用于 DDR BGA Probe 去嵌示意圖

Keysight 實時示波器上的 D9020ASIA 選件中的 InfiniiSim 功能可以提供功能強大的去嵌,下圖展示的是一個 DDR4眼圖實測效果對比,采用 InfiniiSim 去嵌后眼圖在水平方向上裕量有顯著提高:

圖 9 InfiniiSim 去嵌功能與眼圖測試對比


Infiniium UXR-B 系列示波器


Infiniium UXR-B 系列示波器

在針對 DDR信號的測試上,示波器探頭選擇也是非常有講究的地方。

高帶寬有源探頭通常根據(jù)其負載模型有 RC(下圖中紅色跡線)和 RCRC(下圖中藍色跡線)的區(qū) 別,如下圖示。Keysight 113X/116X 探頭均采用 RC模型,表現(xiàn)為寬頻帶高阻抗特性。RCRC類探頭,典型地如 N7000A 系列和 N280X 系列,具有高 DC 阻抗,中頻帶阻抗則明顯低于 RC 探頭,為 K? 級。

圖 10 RC 與 RCRC 探頭阻抗曲線示意圖

考慮到 DDR總線空閑時呈 High Z 狀態(tài),動態(tài) ODT 使 DRAM 可以在高或低端接阻抗之間切 換。 在 High Z 狀態(tài)端接阻抗變高時,探頭阻抗需要足夠高以降低探頭負載效應(yīng),探頭阻抗偏低對電路不能形成足夠高阻從而產(chǎn)生假信號。下面兩幅圖分別對比采用 RCRC探頭和 RC探頭進行測試時的波形。


圖 11 RCRC探頭和 RC探頭 DDR波形測試對比

除了探頭的阻抗特性外,考慮到 DDR5顆粒的體積越來越小帶來的封裝越來越小型化,對 探頭前端尺寸的小型化要求也越來越高。

Keysight 最新推出的 MX0023A 25GHz 帶寬 RC 探頭,配合最新的 MX0100A 焊接前端,推薦 用于 DDR5 測試。 MX0100A 前端間距在 0-7mm 范圍內(nèi)可調(diào)節(jié),與 MX0023A 配合使用帶寬可達 25GHz,與 1169B 配合使用可達 13Ghz。另外該前端工作范圍從-55 °C 到+155 °C,支持進行高低溫 測試(配合長達 1 米的 N5450B 高低溫延長電纜)。


MX0025A InfiniiMax Ultra 探頭放大器,25 GHz


圖 12 Keysight MX0023A RC 探頭和 MX0100A 焊接前端及業(yè)界其它廠家前端尺寸對比

重點:采用 RC 類型探頭對 DDR總線進行探測是確保獲得精確測量的基礎(chǔ)保障。

2. DDR總線測試的難點 - 讀寫分離問題

讀寫分離一直是 DDR總線測試的難點。由于 DDR總線一直采用讀寫數(shù)據(jù)共享數(shù)據(jù)總線, 而 JEDEC 規(guī)范針對讀寫操作制定了不同的指標,因此如果需要對被測器件和設(shè)備進行準確測試就 必須分別對讀和寫進行分開測試。一種方法是 Memory Controller 可以編程只進行讀或?qū)懖僮饕苑?別進行測試。另外一種方法就是在示波器上根據(jù)讀和寫信號的特點設(shè)置恰當?shù)挠|發(fā)進行分離。我 們來看看第二種方法。

在過往 DDR3 和 DDR4總線上,主要采用 DQS 前導(dǎo)位或者 DQS 和 DQ 的相位差進行分離。 在 DDR5總線上,DQS 和 DQ 在讀寫操作時沒有相位差,DQS 的讀寫操作的前導(dǎo)碼也是相同的, 因此在 DDR5總線上的讀寫分離是一個難點。

當前 Keysight 根據(jù) JEDEC DDR5 規(guī)范真值表,在讀和寫操作時,CA4 有差異,如下圖紅色方 框標準,讀時高,寫時低。另外再根據(jù)讀和寫操作時的 Latency 差異進行讀寫分離。

Command Truth Table

表 2 JEDEC 規(guī)范命令真值表


圖 13 DDR5總線讀寫時序和 Latency 差異

重點:如果要對 DDR5總線的讀寫操作進行有效分離,相比以往DDR標準采用最少 3 根探頭 (CLK,DQS,DQ)進行信號測試連接,在 DDR5 則需要增加 CA4 連接和探測,也就是說需要 4根探頭進行測試!

3.信號分析和算法方面的變化 DDR5 相比以往DDR標準在時鐘和控制及數(shù)據(jù)信號的分析等也有很多進展。

首先來看全新的抖動定義。

全新的抖動定義

考慮到 DDR5全速率時鐘架構(gòu),因此在 DQS/DQ/CLK 等信號抖動的測量上相比以往DDR標準提出了新的定義。


抖動基礎(chǔ)知識:抖動源、類型和特征


首先來看 UI定義 - UI是啥?

圖 14 DDR5 規(guī)范中 UI定義

特別地,對時鐘而言,一個周期計作 2 個 UI.

圖 15 UI Jitter 定義

UI Jitter 定義為任一個周期相對理想值的偏差,類似于經(jīng)典抖動定義中的 Period Jitter,周期抖動。

UI-UI Jitter 則類似于經(jīng)典抖動定義中的 Period-Period Jitter,是 UI 的微分。

而 Accumulated Jitter 則類似于經(jīng)典抖動定義中的 TIE Jitter,時間間隔誤差抖動,是長期抖動的積分。

眼圖測試

– 可以測量數(shù)據(jù)眼高和眼寬
– 用戶還可以根據(jù)器件規(guī)范定義自己的眼圖模板
– 如果眼圖不符合模板,那么一致性應(yīng)用軟件可以報告不合格狀態(tài)

DDR4 規(guī)范考慮了抖動和 BER 的關(guān)鍵作用。計算抖動 BER 測量結(jié)果很重要,它可以統(tǒng)計測量總體抖動(確定性抖動+隨機抖動),了解設(shè)計的數(shù)據(jù)有效窗口結(jié)果和可能出現(xiàn)錯誤的概率。

除了規(guī)范測試,采用正確的測試過程和方法也是至關(guān)重要的。例如,示波器探頭的正確放置會影響一致性測試結(jié)果以及設(shè)計裕量的準確表征和測試。對于 JEDEC 規(guī)范,最佳探測點位于 DRAM封裝的球上(不在傳輸線或通道上,也不在存儲器控制器上)。

仿真是測試過程中的另一個重要卻經(jīng)常被忽略的步驟。隨著總線速度的提高以及獲得盡量多裕量的需求,仿真過程可以很大程度地幫助減少設(shè)計周期和成本。

例如,仿真有助于確保系統(tǒng)能夠容忍內(nèi)插器的負載效應(yīng)。這一步驟評測所測量的帶寬/頻率響應(yīng),確保內(nèi)插器不會斷開總線。

最后,是德科技與 JEDEC 組織密切合作,以確保其測試和測量解決方案與 JEDEC 標準的測試和測量規(guī)范保持高度一致。

圖 2. 然后將具有適當負載效應(yīng)的仿真設(shè)計與原型的實際掃描結(jié)果進行比較,確定系統(tǒng)正常運行。


眼圖測試



如何計算總體抖動?

確定性抖動(DJ)通常是有界而可預(yù)測的,可以與數(shù)據(jù)流相關(guān)聯(lián),例如符號間干擾和占空比失真。隨機抖動(RJ)屬于高斯分布并且是無界的。與任何高斯分布一樣,隨著總量的增加,分布的峰-峰值也會增加。因此,總體抖動(TJ)等于確定性抖動 DJ 加上隨機抖動 RJ 與 BER乘積。了解抖動的組成和來源可以幫助設(shè)計人員降低設(shè)計中抖動的發(fā)生率,確保更好的數(shù)據(jù)性能。


三、DDR5測試新方法

3.1 發(fā)送端TX測試挑戰(zhàn)

3.1.1 讀寫分離

由于規(guī)范規(guī)定DDR5,不再像傳統(tǒng)的DDR一樣,讀寫在pin腳處有嚴格的相位差別。所以使用DQS-DQ 相位差和前置信號模式的傳統(tǒng)方法可能不再適用,需要采用新方法進行讀寫數(shù)據(jù)分離。

根據(jù)真值表可以看出,CA4在讀寫操作過程中有不同的邏輯電平,所以可以根據(jù)CA4的狀態(tài)來結(jié)合讀寫延遲來進行讀寫分離。

3.1.2新增的測試參數(shù)

由于速率的提高,可能需要新的測試參數(shù)來鑒定關(guān)鍵信號。抖動成為關(guān)鍵信號的重要組成部分。規(guī)范定義了全新的UI抖動定義。

以及針對該UI的測量算法。

UI的測量項將覆蓋CLK(input)、DQS(tx)和DQ(tx) 信號,且要求非常嚴格。

根據(jù)下表的計算,按照DDR5 4800的速率為例,要求測量出來的Rj最大值為0.0037UI,也就是769.6fs。

如此高要求的測量結(jié)果,也對儀表本身的性能提出了非常高的要求。儀表的抖動測量本底計算公式如下,可以看出示波器的本底噪聲以及本底抖動,對抖動測量起了非常大的影響。

是德科技UXR旗艦級實時示波器,具有25fs的極低本底抖動,165μV(rms)(16G帶寬下) 的本底噪聲??梢蕴峁┛煽康腄DR5的相關(guān)抖動測試。


實時示波器――合規(guī)性測試


3.1.3 測試方法

DDR的TX測量手法,一直是我們所關(guān)心的內(nèi)容。在DDR4以前,規(guī)范規(guī)定的測試點,均在DRAM的ball處。DDR5里,除了眼圖測試以外,其他測試點沒有做額外更新。

我們推薦使用interposer的方式來進行測量,如下圖所示。

測量完成后,通過S參數(shù)的數(shù)學(xué)計算,實現(xiàn)從實測點到理論測試點的波形轉(zhuǎn)換。

而針對于DDR5的眼圖測試,如果打開了DFE功能,示波器可以在去嵌的基礎(chǔ)上,進一步完成均衡的操作,最后得到需要的波形。

當然,是德科技已經(jīng)提供自動化的測試App,方便的給用戶提供可視化的一鍵測試方案。

3.1.4 控制器測試新場景

由于信號速率的不斷提升,控制器、鏈路、芯片,紛紛加入了測試大軍。下圖展示了針對于控制器、PCB互聯(lián)鏈路的TX測試場景,通過示波器,配合夾具的使用,來實現(xiàn)發(fā)送端的信號質(zhì)量測試。


3.2 接收端RX測試挑戰(zhàn)

3.2.1 接收端新技術(shù)

以往的高速串行鏈路設(shè)計中,我們知道隨著速率的不斷提升,鏈路的損耗,以及ISI,對高頻分量的影響越來越大,所以在PCIE Gen3的時候,引入了接收端均衡的概念,用于彌補高頻分量的損失。

具體來看,有下面幾點。①是接收端的信號會先經(jīng)過CTLE(連續(xù)時間線性均衡)均衡,圖上展示的是具有7個DC gain的CTLE曲線。然后信號會一分為二,一部分給到CDR②,CDR中的核心PLL的OJTF函數(shù)是一個類似左邊的高通濾波器。信號的另一部分信號會給到③具有一個tap的DFE(panjue反饋均衡)。

我們特別注意一下圖里標識的2個測試點,一個是TP2,一個是TP2`。通常TP2是使用示波器真實捕獲到的信號,而TP2`則是使用標準的參考接收機模型,來去復(fù)原芯片真實看到的波形。那這種均衡技術(shù)對DDR5是否有參考借鑒的意義呢?

首先看一下DDR5相對于傳統(tǒng)serdes技術(shù)有什么特殊的地方。


了解了DDR5和傳統(tǒng)Serdes的幾個特別之處外,參考在PCIE上使用的均衡技術(shù),進行了部分調(diào)整后如下。

首先是CDR,由于系統(tǒng)里有了顯示時鐘,可以使用不具有頻率跟蹤能力的DLL模塊,來代替原先復(fù)雜的CDR模塊。

第二個是CTLE,雖然CTLE實現(xiàn)簡單,但是考慮到單端的DDR5總線里的反射和串擾等,對信噪比惡化嚴重,所以使用了VGA可變增益放大器來代替CTLE。

第三個是借鑒了成熟的DFE均衡技術(shù)。最后一個,沿用了DDR以往的write leveling和read leveling機制。把原先在接收端實現(xiàn)的去加重功能放在了控制器端來實現(xiàn)。

3.2.2 接收端測試的新挑戰(zhàn)

傳統(tǒng)的Serdes接收端測試(以PCIe為例),目的是確定DUT能否在芯片封裝的ball處(或者CEM規(guī)范的金手指處)可靠接收帶有zhidin受損的信號,達到要求的誤碼率要求。

針對DDR的單端并行總線系統(tǒng),非相關(guān)抖動、電平干擾、ISI、串擾、反射,對于系統(tǒng)的可靠運行至關(guān)重要。DDR5的接收端測試,不僅包括了壓力眼測試,也就是在給定的壓力眼信號下,達到特定的誤碼率要求,還包括了幅度電壓方面和水平抖動方面的靈敏度測試。

而被測DUT,可以是控制器、DRAM、緩沖器/寄存器、DIMM 等。

3.2.3 接收端測試的新方法

規(guī)范定義了接收端測試里的所有測試點要求,以及波形在均衡器之后的指標要求。測試前,需要按照規(guī)范的要求進行校準。

校準之前,考慮到DDR總線的特殊性。ODT 會用于優(yōu)化發(fā)送端到接收端的信號質(zhì)量,由于其允許不同的阻抗設(shè)置,接收端測試過程中,建議使用 48 歐姆進行校準,以盡量減少與標準測試設(shè)備之間的不匹配。在此假設(shè)下,通過電平和抖動的 BERT 設(shè)置來調(diào)整信號的形狀,實現(xiàn)壓力信號的產(chǎn)生。

是德科技提供以M8000系列誤碼儀為基礎(chǔ)的DDR5接收端測試方案,支持控制器、DRAM、緩沖器/寄存器、DIMM的測試。

3.2.4 接收端測試的校準

下圖是DDR在系統(tǒng)產(chǎn)品中實際應(yīng)用的拓撲結(jié)構(gòu)。依次從DDR控制器,經(jīng)過PCB路徑,來到DIMM上的DRAM顆粒。

DDR在系統(tǒng)產(chǎn)品中實際應(yīng)用的拓撲結(jié)構(gòu)

做校準的時候,也是參考上圖的拓撲來完成整個路徑的模擬。針對DIMM或者顆粒而言,信號由BERT發(fā)出,經(jīng)過CTC2 Board和replicate card,最終由示波器接收,組成完整的端到端鏈路。

這里要特別說明的是,針對不同的產(chǎn)品測試,有對應(yīng)的夾具來進行配合。主要的夾具有如下幾種。分別是下圖中的C2C test card,System Motherboard Test Fixture,Device Validation Fixture。

其中,CTC2 test card提供DIMM插座,同時將DIMM上所有信號包括CA/CMD、DQS,DQ通過SMP連接器的形式引出。用于DIMM、RCD測試夾具、Data Buffer測試夾具、DRAM測試夾具等的校準和測試。

CTC2 test card

System Motherboard Test Fixture也同樣把CA/CMD、DQS,DQ的信號通過SMP的方式引出,用于控制器的發(fā)送端測試,以及控制器的接收端測試校準和測試,同時還支持系統(tǒng)主板的通道特性驗證。

System Motherboard Test Fixture

Device Validation Fixture包括了RCD的測試夾具,Data Buffer的測試夾具,DRAM的測試夾具,以及Combo測試夾具等。主要用于單個器件產(chǎn)品的校準與測試,以及多器件的校準與測試。測試時插在CTC2的test card上。

Device Validation Fixture

下圖展示的是基于CTC2 test card進行的校準操作。連接方式如圖所示。

使用M80885RCA自動化軟件,根據(jù)向?qū)?,完成測試環(huán)境參數(shù)的setup,并對DUT進行初始化。

一步一步,實現(xiàn)DQS&DQ和CK&CA的各參數(shù)自動化校準。完成自動化校準后,可以查看每個校準項目的測試結(jié)果,如下圖所示。

3.2.5 接收端測試

接收端測試包括兩大部分測試內(nèi)容,Sensitivity測試和Stressed Eye測試。其中Sensitivity測試又包含Voltage Sensitivity和Jitter Sensitivity。

DQS和DQ的Voltage Sensitivity測試中,測試DQS的時候保持DQ的信號不變,測試DQ的時候保持DQS的信號不變。不斷調(diào)整另外一個參數(shù)的變量,遍歷整個參數(shù)的范圍后,統(tǒng)計誤碼率。

DQS的Jitter Sensitivity測試中,首先輸出clean的clk和dq。在此基礎(chǔ)上,遍歷DQS和DQ的相位,計算出本底jitter的Sensitivity測試。然后依次改變DCD和Rj以及DCD和Rj的組合,遍歷DQS和DQ的相位,完成各種場景下的jitter Sensitivity測試。

Stressed Eye測試中,使用校準過程中的壓力信號(如下圖),來進行環(huán)回誤碼率測試。

測試完成后,M80885一致性軟件會給出上圖右側(cè)的測試結(jié)果與測試報告。

DDR、LPDDR的協(xié)議解碼測試總結(jié)

是德科技可以給大家?guī)硗暾亩说蕉私鉀Q方案。包括設(shè)計前期的仿真,涵蓋了memory designer的建模和ADS的前后仿真。發(fā)送端測試中,我們提供業(yè)內(nèi)旗艦級性能指標的UXR實時示波器和高性能的RC模型探頭,有效降低測試負載。接收端測試中,我們提供all-in-box的M8000系列誤碼儀,支持控制器、DRAM、Data Buffer、RCD、DIMM的接收端校準與測試。協(xié)議分析儀方面,U4164A系列,支持完整的DDR、LPDDR的協(xié)議解碼測試。

中文AV制服乱伦| 亚欧无码在线| 特级毛片特黄久久免费看| 自拍偷拍 日韩无码| 新久久AV| 北约熟女超碰| 久久久久久久久久8888| 狠狠色婷婷777| 两女互慰AV高潮喷水在线观看| 欧美色www亚洲国产阿娇要播| 色狠狠 - 百度| 国产三区免费在线观看| 欧美精品宗合| 女欧美一区二三区| 国产99精品一区二区三区免费| 日本一级婬片试看三分钟| 亚洲乱伦图片视频| 最新日本中文字幕| 蜜乳成人AV| 中文自拍欧美影视| 国产欧美在线观看免费观看| 性色av大全| 日韩丰满熟妇| 91伊人久| 日韩性爱小视频| 人妻熟女av国产网站| 五月丁香啪啪啪| 中文字幕,人妻,日韩| Blackedraw视频一区二区| 免费A V在线| 在线视频 亚洲精品| 91人妻Pr| 91精品人妻电影| 中文字幕日韩人妻视频一区二区三区 | 一级做a爰片久久毛片图片| 亚洲97久久精品亚洲| 国产精品久久天天干| 国产精品精品系列在线观看| 91五月天| 91在线视频免费播放| 成全动漫视频观看免费下载| 欧美性爱伊人| 欧美A片中文字幕| 中国人高清www色视频免费| 久久激情综合| www久| 五月天激情小说| 激情五月婷婷| 亚洲精品自拍| 在线播放免费av福利片| 久久久久亚洲av综合波多野制衣| 情趣丝袜无码操逼视频| 亚洲伊人a线观看视频| 国产一区二区三区久久久精品| 久久男人精品| 亚洲导航深夜福利| 亚洲Av无码成人精品国产| 中文自拍欧美影视| 天天综合色| 人人干人人操人人爱| 中文字幕一区二区日韩网| 亚洲国产奇米影视久久| av日韩手机在线影视| 国产97色在线| 欧美成人免费在线观看| 午夜无遮挡男女啪啪视频| 黄片色区软件| 天堂种子在线www网资源| 国产无码成人无码| 亚洲无码色| 凹凸视频特色日本特黄| 人妻系列无码专区中文有码| 啊视频在线| 国产主播福利| 男人a天堂手机在线版| 婷婷久久大香蕉| 免费αV在线视频| 404操逼福利视频| 亚洲操操| 91成人精品在线播放| 欧美色婷婷| 久草视频观看视频在线| 久久婷婷五月综合| 东北丰满熟女国产一区| 丁香成人五月天| 亚洲va综合va国产va中文| 亚洲天天做日日做天天谢日日| 日韩av不卡在线观看| 日韩啊V| 91小视频| 日韩三A大片在线观看| 国产 丝袜 欧美中文 另类| 97超碰人人模人人拍人人| 亚洲无码?第一页| 日韩性爱小视频| 日韩精品中文字幕二区| 7777奇米影视久久| 99精品网| 秋霞曰韩R级| 久操com| 亚洲国产一级黄色视频| 人人操人人狠狠操| 91社区拍啪人妻| 亚洲成人网站在线观看| 秋霞久久亚洲精品成人| 亚洲一区二区三区春色| 婷婷色中文字幕| 国产色精品午夜大片| 八戒无码国产午夜福利| 久久九九99| 国产视频一区二区免费| 伊人久久综合精品欧美| 国产精品一区二区亚洲人成毛片| 大香蕉综合在线| 色爱三区| 免费人成在线观看网站品爱网| 久久婷婷五月| 2024人人操人人摸| 精品成人av一区二区三区在线| 郑州宾馆老熟女露脸啪啪| 欧美一级黄片视频在线| 欧美Aⅴ| 高清国产无码av| 东北少妇高潮zzzz| 2023天天操夜夜操| 秋霞Av理论一级在线| 精品视频一区二区| 操一操摸一摸| 亚洲**2021在线观看| 呦呦影院| 99久久精品欧美国产| 午夜a成v人电影| 在线综合 亚洲 欧美中文字幕| 91精品人妻偷情| 日欧操屄| 日韩卡一卡二卡三在线| 2019天天干天天操| 亚洲蜜桃V妇女| 久久男女激情视频网站| 操人91| 丁香五月综合| 国产午夜福利专区综合| 强奸乱伦亚洲第一页| AV网站高清无码在线观看| 久草免费在线一区二区| 亚洲经典啪啪| 天天看天天日天天操| 精品国产91内射久久| A V视频日本| 插欧洲美女欧美精品| 91精品国产91久久青草| 国产在线观看91精品一区| 亚洲日韩美国人妻| 亚洲成?V人片在线观看福利| 丁香五月成人| 一区不卡在线观看av| 久久免费精品视频免一| 狠狠操狠狠插| 青娱乐欧美激情一区二区| 亚洲第一成人影院色播| 日韩一级欧美一级国产一级台湾| 日B操| 国产成人bd在线观看| 色牛aV| 久操网无码在线| 久热免费视频| 国产精品亚洲一级av第二区| 亚洲高清无码免费观看视频| 国产精品视频自拍在线| 亚洲欧美国产其他二区| 你懂的在线观看区国产 | 日韩啊V| 综合在线导航一区| 日本中文熟女视频| 国产成人精品日本视频| 亚洲欧洲中文日韩女优乱码| 九九综合久久| av天堂精品久久| 开心五月深爱五月| 国产强奸超碰AV| 精品成人无码| 欧美激情五月天| 国产呦精品一区二区三区下载| WWW操逼| 九九色综合| 最新国产精品久久精品| 一本一道波多野毛片中文在线| 亲子敌伦对白在线播放| 第一高清av中文字幕| 变态乱伦伪娘灌肠一区二区| 日韩av性爱在线播放| 国产三级电影免费观看| 麻花传媒免费网站在线观看| 国产精品又黄又猛又粗| 久久婷婷亚洲| 69精品久久久久中文字幕| 免费精品人妻一区二区三| 一级性爱视频免费在线| 百度百度日本操逼| 毛片电影一区二区三区| 无码视频黄色网战| 午夜电影在线观看无码专区| 狠狠中文字幕| 综合激情二| 国产亚洲色停停久久99精品91| 热99这里有精品综合久久| 久久久久久久久久8888| 偷窥自拍亚洲天堂网爆| 欧美很很操视频| 日韩精品视频在线观看一卡二卡| 永久免费发布性爱网| 白天啪啪晚上啪啪视频| 亚洲 自拍偷拍 欧美| 天天色天天干天天爱| 精品中文字幕一区二区| 国产精品区在线12p| 天天色天天干天天爱| 国产最新小视频在线播放下载| 日韩人妻有码免费视频| 一级@啪啪视频| 国产成年免费大片黄在线观看| 亚洲色图欧美色图日韩色图| 日韩卡一卡二卡三在线| 97人妻免费中文字幕| 思思热免费视频观看| 日韩中文字幕二区| 私人尤物在线精品不卡| 人妻少妇久久中文字幕一区二区 麻豆 | 操逼操逼逼操操逼91| 国产视频一区二区免费| 五月婷久久| 秋霞一集毛片观看| 狼狼色丁香久久婷婷综合五月| 在线中文字幕极品av| av资源在线播放天堂| 国产又粗又大硬免费色网视频| 欧美性爱18观看| 天天干天天操天天干天天操| 九九99精品视频在线观看| 综合亚洲欧美精品日韩?v| 成人性爱av| 激情专区综合| 男女做爰猛烈动高潮A片免费应用 少妇厨房愉情理伦片bd在线观看 不卡中文字幕aⅴ在线 | 日本久久女同性恋视频| 久综合国内精品自在自线| 国产亲戚伦亲在线| 国产精品爆乳懂色蜜乳| 亚洲无吗在线视频| 久久久久久人妻| a一区二区三区乱码在线| 青娱乐日韩无码| 日本一区二区三区免费观看| 国产一区二区欧美日本| 国产自制av蜜乳| 国产高清26uuu| 国产品精品自在在线午夜免费 | 秋霞无码av鲁丝片一区| 丁香激情五月| 无码精品一区二区三区潘金莲| 久久五月综合| 91艹B视频| 国产无码精品无码| 免费啪啪啪网站18岁| 另类小说综合网| 激情av| 无码聚合| 午夜无遮挡男女啪啪视频| 国产精品亚洲免费| 丝袜剧情| 热无码中文亚洲H一道本一区二区| 偷窥自拍A片| 午夜激情成人在线观看| 国产强奸无码乱伦| 99re国产中文字幕| 手机在线视频国内精品| 国产精品高潮呻吟av久久4虎| 欧美性爱在线无码| 黄色免费网页无码| 亚洲色系另类精品国产| 色吧5亚洲| 激情五月综合网| 国产精选三级在线观看| 国产精品一区二区三区,亚洲综合| 国产丝袜欧美在线视频| 国产一区二区二区按摩精品啪视频| 五月丁香社区婷婷日韩欧美精品影院 | 操逼逼一区视频| 91欧洲国产成人久久精品网站| 一级免费啪啪片| 美女被艹尤物视频| 深夜激情无码| 国产亚州精品美女久久久免费| 中文字幕91页| αⅴ天堂| av绯色| 国产精品视频一区二区三区八戒| 影视综合无码少妇| 日韩中文字幕视频| CCYY草草影院地址入口| 欧美成人性爱视频在线播放| 亚欧色图在线激情| 激情婷婷综合久久| 91丨国产丨白浆秘 洗澡动漫| 五月色综合| 福利视频香蕉免费一区二区在线| 日本熟妇浓毛hdsex| 一级性爱视频免费观看| 一级性爱视频免费观看| 国产精品福利资源在线尤物| 秋霞一级鲁丝片A片| 性久久久| 岛国黄| 中文字幕免费看大片| 黄片www.| 涩五月婷婷| 人妻一区二区三区视频| 中文字幕精品日韩中文字幕| 91高清无码下载| 亚洲乱熟女一区二区三区大香蕉| 激情六月婷婷| 国产午夜在线观看视频| 国产精品无码久久久久2028| 色婷婷九月天天综合| 综合一区中亚洲国产成人综合精品 | 91影库| 人人干人人搞人人摸| 久热这里| 97在线视频观看网站|